Logo Studenta

TAREA ACADEMICA UNIDAD IV - PROCESADOR 80486 - ALAYO VALENCIA, CHU GONCALEZ, OBREGON RIOS

¡Estudia con miles de materiales!

Vista previa del material en texto

“AÑO DEL BICENTENARIO DEL PERÚ: 200 AÑOS DE INDEPENDENCIA”
Curso: 
· Arquitectura de Computadoras
Tema: 
· PROCESADOR 80486.
Facultad: 
· Ing. De Sistemas e informáticas.
Profesor: 
· Ing. Alejandro Reátegui Pezo.
Institución: 
· Universidad Nacional de la Amazonia Peruana
Integrantes:
· Chu Gonzales Wilmar Alejandro
· Obregón Ríos Jhunior Isaías
· Alayo Valencia Jheyson Estivar 
Iquitos-Perú
2021
PROCESADOR 80486.
Los Intel 80486 (i486, 486) es un seguimiento de mayor rendimiento de la familia de microprocesadores de 32 bits con ARQUITECTURA x86 diseñados y fabricados por INTEL CORPORATION y también fabricados mediante licencia o ingeniería inversa por otras empresas como IBM, Texas Instruments, AMD, Cyrix y Chips and Technologies con diseños distintos o clonados. del microprocesador Intel 80386. El 80486 fue introducido en 1989 y fue la primera fuerza pipeline x86 diseño, así como el primer chip x86 usar más de un millón de transistores, representa una cuarta generación de CPU compatibles con binarios desde el 8086 original de 1978.
Un 80486 de 50 MHz ejecuta alrededor de 40 millones de instrucciones por segundo en promedio y es capaz de alcanzar un rendimiento máximo de 50 MIPS. Los i486 son muy similares a sus predecesores, los Intel 80386. Las diferencias principales son que los i486 tienen un conjunto de instrucciones optimizado, una unidad de coma flotante y un caché unificado integrados en el propio circuito integrado del microprocesador y una unidad de interfaz de bus mejorada. Estas mejoras hacen que los i486 sean el doble de rápidos que un i386 e i387 a la misma frecuencia de reloj. La unidad FPU mejorada en el chip también fue significativamente más rápida que la 80387 por ciclo. De todos modos, algunos i486 de gama baja son más lentos que los i386 más rápidos.
Las velocidades de reloj típicas para los i486 eran:
· 16 MHz (no muy frecuente)
· 20 MHz (tampoco frecuente)
· 25 MHz
· 33 MHz
· 40 MHz
· 50 MHz (típicamente un motherboard de
· 25 MHz con duplicación del reloj dentro del
· microprocesador)
· 66 MHz (33 MHz con duplicación del reloj)
· 75 MHz (25 MHz con triplicación del reloj)
· 80 MHz (versión de AMD de 40 MHz con
· duplicación de reloj)
· 100 MHz (33 MHz con triplicación del reloj)
· 120 MHz (40 MHz con triplicación de reloj,
· exclusivo de AMD).
Bloques que componen el 80486
Este microprocesador es básicamente un 80386 con el agregado de una unidad de punto flotante compatible con el 80387 y un caché de memoria de 8 Kbytes. Por lo tanto, los bloques que componen el 80486 son los siguientes:
· UNIDAD DE EJECUCIÓN: Incluye los registros de uso general de 32 bits, la unidad lógico-matemática y un barrel shifter de 64 bits. La unidad de ejecución está mejorada con lo que se necesita un sólo ciclo de reloj para las instrucciones más frecuentes.
· UNIDAD DE SEGMENTACIÓN: Incluye los registros de segmento, los cachés de información de descriptores y la lógica de protección. No tiene diferencias con respecto al 80386.
· UNIDAD DE PAGINACIÓN: Es la encargada de traducir las direcciones lineales (generadas por la unidad anterior) en direcciones físicas. Incluye el buffer de conversión por búsqueda (TLB). Los últimos modelos (DX4, algunos DX2) soportan páginas de 4MB aparte de las de 4KB del 80386.
· UNIDAD DE CACHÉ: La evolución de las memorias hizo que el tiempo de acceso de las mismas decrecieran lentamente, mientras que la velocidad de los microprocesadores aumentaba exponencialmente. Por lo tanto, el acceso a memoria representaba el cuello de botella. La idea del caché es tener una memoria relativamente pequeña con la velocidad del microprocesador. La mayoría del código que se ejecuta lo hace dentro de ciclos, con lo que, si se tiene el ciclo completo dentro del caché, no sería necesario acceder a la memoria externa. Con los datos pasa algo similar: también ocurre un efecto de localidad. El caché se carga rápidamente mediante un proceso conocido como "ráfaga", con el que se pueden transferir cuatro bytes por ciclo de reloj. Más abajo se da información más detallada de esta unidad.
· INTERFAZ CON EL BUS: Incluye los manejadores del bus de direcciones (con salidas de A31-A2 y BE0# a BE3# (mediante esto último cada byte del bus de datos se habilita por separado)), bus de datos de 32 bits y bus de control.
· UNIDAD DE INSTRUCCIONES: Incluye la unidad de prebúsqueda que le pide los bytes de instrucciones al caché (ambos se comunican mediante un bus interno de 128 bits), una cola de instrucciones de 32 bytes, la unidad de decodificación, la unidad de control, y la ROM de control (que indica lo que deben hacer las instrucciones).
· UNIDAD DE PUNTO FLOTANTE: Incluye ocho registros de punto flotante de 80 bits y la lógica necesaria para realizar operaciones básicas, raíz cuadrada y trascendentes de punto flotante. Es tres o cuatro veces más rápido que un 386DX y 387DX a la misma frecuencia de reloj. Esta unidad no está incluida en el modelo 486SX.
Versiones del 80486
1. 80486 DX: En abril de 1989 la compañía Intel presentó su nuevo microprocesador: el 80486 DX, con 1.200.000 transistores a bordo, el doble de la velocidad del 80386 y 100% de compatibilidad con los microprocesadores anteriores. El consumo máximo del 486DX de 50 MHz es de 5 watt.
2. 80486 SX: En abril de 1991 introdujo el 80486 SX, un producto de menor costo que el anterior sin el coprocesador matemático que posee el 80486 DX (bajando la cantidad de transistores a 1.185.000).
3. 80486 DX2: En marzo de 1992 apareció el 80486 DX2, que posee un duplicador de frecuencia interno, con lo que las distintas funciones en el interior del chip se ejecutan al doble de velocidad, manteniendo constante el tiempo de acceso a memoria. Esto permite casi duplicar el rendimiento del microprocesador, ya que la mayoría de las instrucciones que deben acceder a memoria en realidad acceden al caché interno de 8 KBytes del chip.
4. 80486 SL: En el mismo año apareció el 80486 SL con características especiales de ahorro de energía.
5. 80486 DX4: Siguiendo con la filosofía del DX2, en 1994 apareció el 80486 DX4, que triplica la frecuencia de reloj y aumenta el tamaño del caché interno a 16 KBytes.
El chip se empaqueta en el formato PGA (Pin Grid Array) de 168 pines en todas las versiones. En el caso del SX, también existe el formato PQFP (Plastic Quad Flat Pack) de 196 pines. Las frecuencias más utilizadas en estos microprocesadores son: SX: 25 y 33 MHz, DX: 33 y 50 MHz, DX2: 25/50 MHz y 33/66 MHz y DX4: 25/75 y 33/100 MHz. En los dos últimos modelos, la primera cifra indica la frecuencia del bus externo y la segunda la del bus interno. Para tener una idea de la velocidad, el 80486 DX2 de 66 MHz ejecuta 54 millones de instrucciones por segundo.

Continuar navegando

Materiales relacionados

56 pag.
UNIDAD3- HARDWARE

UNAM

User badge image

said343

180 pag.
Reparando

User badge image

Daniel Suarez

20 pag.
196 pag.
Users_MotherBoards

SIN SIGLA

User badge image

Alex Bustamante