Logo Studenta

Clase_17

¡Este material tiene más páginas!

Vista previa del material en texto

C.S.A. DE MODO PULSO
1
C.S.A de modo pulso.
Análisis de C.S.A de modo pulso.
Contadores asíncronos.
 Ejemplos de contadores asíncronos.
CONTENIDO DE LA CLASE Nº 18
2
2
C.S.A. DE MODO PULSO
Circuito
Combinacional
Memoria 
flip-flop 
o latches
X Variables de entrada
m Variables de salida
In
Out
Y
y
K Variables secundarias
(Estado Actual)
K Variables de excitación 
(Siguiente Estado)
3
	Los circuitos secuenciales asíncronos de modo pulso tienen entradas de modo pulso y elementos de memoria sin reloj. Generalmente utilizan filp-flops o latches para la memoria. Tienen las siguientes restricciones:
Nunca aparecen pulsos en forma simultánea en dos o más líneas de entrada.
Las transiciones de los elementos de memoria sólo son iniciadas por los pulsos de entrada.
Las variables de entrada sólo se utilizan en la forma complementada o normal, no en ambas.
C.S.A. DE MODO PULSO
4
ANÁLISIS DE C.S.A. DE MODO PULSO
5
ANÁLISIS DE C.S.A. DE MODO PULSO
6
El termino asíncrono se refiere a los sucesos que no poseen una relación temporal fija entre ellos y que generalmente, no ocurren al mismo tiempo.
UN CONTADOR ASÍNCRONO es aquel en el que los flip-flops (FF) del contador no cambian de estado exactamente al mismo tiempo, dado que no comparten el mismo impulso de reloj. 
CONTADOR ASÍNCRONO
7
El reloj esta conectado únicamente a la entrada de reloj del primer flip-flop, FF0. El segundo flip-flop, FF1, se dispara mediante la salida negada de FF0.
FFo cambia de estado durante el flanco positivo de cada impulso de reloj, pero FF1 solo cambia cuando es disparado por una transición positiva de la salida negada de FF0. 
CONTADOR ASÍNCRONO BINARIO DE 2 BITS
8
CONTADOR ASÍNCRONO BINARIO DE 2 BITS
9
CONTADOR ASÍNCRONO BINARIO DE 2 BITS
CLK
3
2
1
4
Q0
Q1 (MSB)
Q0 (LSB)
Salidas
Diagrama de tiempos para el contador
10
Se supone que inicialmente ambos flip-flops están en estado RESET (Q a nivel BAJO).
10
	La secuencia de los estados del contador representa una secuencia de números binarios. Cuenta el número de impulsos de reloj hasta el tercero y, en el cuarto impulso inicia un nuevo ciclo a partir de su estado original (Q0=0, Q1=0). 
CONTADOR ASÍNCRONO BINARIO DE 2 BITS
Secuencia de estados binarios 
	Impulso de reloj	Q1	Q2
	Inicialmente 	0	0
	1	0	1
	2	1	0
	3	1	1
	4(nuevo ciclo)	0	0
11
11
	En la siguiente figura se muestra un contador asíncrono de 4 bits. Cada flip-flop es disparado por flanco negativo y tiene un retardo de propagación de 10 nanosegundos. Dibujar un diagrama de tiempos que muestre la salida Q de cada uno de los flip-flops.
EJEMPLO
12
EJEMPLO
Contador asíncrono de 4 bits
13
EJEMPLO
Diagrama de tiempos 
1
2
3
4
6
5
8
9
7
10
11
12
14
13
15
16
CLK
Q1
Q2
Q3
Q0
14
El módulo de un contador es el número de estados distintos por el que el contador puede pasar de forma secuencial. El número máximo de posibles estados (módulo máximo) de un contador es de 2n , donde n representa el número de flip-flops del contador.
Se pueden diseñar contadores que tengan un número de estados en su secuencia que sea menor que el máximo de 2n. La secuencia resultante se denomina secuencia truncada. 
Un módulo típico en los contadores con secuencia truncada es diez.
CONTADOR DE DÉCADAS ASÍNCRONO
15
Los contadores que tienen diez estados en su secuencia se denominan contadores de décadas.
Para obtener una secuencia truncada, es necesario forzar al contador a que inicie un nuevo ciclo antes de haber pasado por todos los estados normales. Por ejemplo, el contador de décadas tiene que comenzar de nuevo en el estado 0000 después de pasar por el estado 1001.
Un contador de décadas requiere cuatro flip-flops (tres serian insuficientes, ya que 23 =8).
CONTADOR DE DÉCADAS ASÍNCRONO
16
CONTADOR DE DÉCADAS ASÍNCRONO
17
CONTADOR DE DÉCADAS ASÍNCRONO
1
2
3
4
6
5
8
9
7
10
CLK
Q1
Q2
Q3
Q0
CLR
18

Continuar navegando

Materiales relacionados

12 pag.
CONTADORES-1

Vicente Riva Palacio

User badge image

Rene Hernandez Soto

17 pag.
CONTADORES ASINCRONOS

Vicente Riva Palacio

User badge image

Rene Hernandez Soto

24 pag.
Exposicion circuitos pptx

Vicente Riva Palacio

User badge image

Rene Hernandez Soto