Logo Studenta

TRABAJO PRACTICO N6

¡Estudia con miles de materiales!

Vista previa del material en texto

TRABAJO PRACTICO N°6
ALUMNO: Juárez Nahuel Alejandro
COMISION: 1K11
LEGAJO: 50546
PROBLEMAS PROPUESTOS:
1. A-Defina Circuito semisumador. 
 Un semisumador es un circuito que tiene como entradas dos números de 1 bit (yi ,xi) y produce como salida la suma (si) y el acarreo (ci). Se muestran el bloque, la tabla de verdad, las funciones, para el acarreo y la suma, y el circuito.
B -Obtenga un circuito semisumador. Escriba la tabla de verdad asociada, las funciones lógicas y dibuje el circuito correspondiente.
2. A -Usando bloques semisumadores y las compuertas lógicas que sean necesarias, elabore un sumador completo. 
B -Explique cómo funcionaría. 
 Se usan dos SS, al primer SS entran 2 números de 1 bit y sale el primer acarreo a una compuerta OR y la suma va al segundo SS donde también entra en tercer número, de allí salen el segundo acarreo que va a la compuerta OR y la suma final.
3. A -Construya un sumador para dos números de 4 bits, interconectando bloques sumadores completos. 
B -Explique cómo funcionaría. 
 En el primer SC entran A0 , B0 y Cn-1 y sale la primera suma S0 y el acarreo C0 que pasa al segundo SC con A1 y B1 de donde sale la segunda suma S1 y el acarreo C1 que va al tercer SC.
4. A -Construya un sumador para dos números de 4 bits, interconectando bloques semisumadores. 
B -Explique cómo funcionaría. 
Tiene como entradas dos números de 1 bit (Ao, Bo) y produce como salida la suma (So) y el acarreo (Co).
5. Defina decodificador. ¿De qué dependen sus entradas y salidas? ¿Para qué se lo usa? 
 Un decodificador es un circuito lógico que tiene n entradas y 2n salidas. Para una combinación dada de la n entradas, solamente una salida tomará el valor de 1, y todas las demás tomarán el valor de 0. Si se tienen n entradas para un circuito lógico, existirán 2n combinaciones posibles de los valores de las variables independientes, cada una de las cuales corresponderá a un mini término de las n variables independientes. Por consiguiente, cada mini término está asociado a una de las 2n salidas. El nombre que se le da a este dispositivo es decodificador de n X2n. 
 Estos dispositivos normalmente cuentan con una entrada adicional denominada habilitadora. Cuando la entrada vale 0, todas las salidas del decodificador son 0. Cuando la entrada habilitadora vale 1, la salida correspondiente al mini término formado por la combinación presente en las n entradas tomará el valor de 1 y las demás tomarán el valor de 0.
6. A – Realice un decodificador octal (tabla, funciones, circuito). 
 		
B -Explique cómo funcionaría. 
 El valor que tomen las entradas A, B y C determinará qué salida tendrá valor 1, una sola, el resto de las salidas tomarán valor 0.
7. A – Realice un multiplexor de 8X1. Hacer tabla, función y circuito. 
 	
B -Explique cómo funcionaría. 
 Permite seleccionar el valor lógico que aparecerá en su salida, entre los valores lógicos presentes en sus 8 entradas de datos.
8. A -Haga un demultiplexor de 1 a 8. Realice tabla, funciones y circuito. 
 	
	D
	A
	B
	C
	S0
	S1
	S2
	S3
	S4
	S5
	S6
	S7
	0
	0
	0
	0
	0
	0
	0
	0
	0
	0
	0
	0
	1
	0
	0
	1
	1
	0
	0
	0
	0
	0
	0
	0
	1
	0
	1
	0
	0
	1
	0
	0
	0
	0
	0
	0
	1
	0
	1
	1
	0
	0
	1
	1
	0
	0
	0
	0
	1
	1
	0
	0
	0
	0
	0
	0
	1
	0
	0
	0
	1
	1
	0
	1
	0
	0
	0
	0
	0
	1
	0
	0
	1
	1
	1
	0
	0
	0
	0
	0
	0
	0
	1
	0
	1
	1
	1
	1
	0
	0
	0
	0
	0
	0
	0
	1
B -Explique cómo funcionaría. 
 El valor lógico de la línea de entrada puede ser seleccionado, mediante las 3 entradas de selección, para que aparezca en una de las 8 líneas de salida.
9. ¿Qué es una celda biestable? ¿Cómo funciona? Grafique. 
 Una celda Biestable, comúnmente llamada Latch, es un circuito lógico que puede almacenar un valor booleano o 1 bit.
 En la figura se muestra una celda biestable construida con bloques lógicos NOR, llamado Biestable S-R.
 La salida Q se conoce como la salida normal de la celda y la salida Q´, es el complemento de la salida Q y se conoce como salida complementada. Las entradas S y R reciben el nombre de SET (activar) y RESET (desactivar).
10. ¿Qué son las señales de reloj? 
 La señal de reloj generalmente es una forma de onda que altera su valor entre los niveles de voltaje correspondiente al 0 y al 1 lógico. En la figura se muestra la forma de onda de una señal típica de reloj.
11. Dibuje un flip-flop SR sincrónico. Realice circuito, bloque, tabla de verdad y analice su funcionamiento. 
 La salida del Flip Flop S-R cambia sincrónico están sincronizados por un pulso de reloj, así que los cambios ocurren solo en un pulso de reloj.
12. Dibuje un flip-flop D sincrónico. Realice circuito, bloque, tabla de verdad y analice su funcionamiento. 
 
 Tiene una sola entrada en la cual se pone el valor que se desea guardar, adicionalmente a la entrada de reloj. Su construcción se basa en el FF SR.
13. Analice el funcionamiento de un flip-flop Maestro-Esclavo. 
 Un flip flop maestro-esclavo se construye con dos FF, uno sirve de maestro y otro de esclavo. Cuando el pulso de reloj es 1 (uno) se habilita el maestro y se deshabilita el esclavo. 
La información de entrada es transmitida hacia el FF maestro. Cuando el pulso es 0 (cero) se deshabilita el maestro lo cual evita que lo afecten las entradas externas y se habilita el esclavo. 
Entonces el esclavo pasa al mismo estado del maestro. El comportamiento del flip-flop 
maestro-esclavo que acaba de describirse hace que los cambios de estado coincidan con el estado negativo del pulso de reloj.
14. Dibuje un registro paralelo de un byte (8 bits) y describa su funcionamiento. 
 Un registro en paralelo consiste en un conjunto de memorias de un bit que se pueden leer o escribir simultáneamente. Se usa para almacenar datos. Si todos los bits del registro se cargan simultáneamente con un pulso de reloj común, se dice que la carga se efectúa en paralelo. 
 El registro de 4 bits de la figura ilustra el funcionamiento de un registro paralelo usando 
biestables D. Los FF tipo D son Maestro – Esclavo sincrónicos.
15. Diferencias entre circuitos combinacionales y secuenciales. 
 Los sistemas combinacionales están formados por un conjunto de compuertas interconectadas  cuya salida, en un momento dado, esta únicamente en función de la entrada, en ese mismo instante. Por esto se dice que los sistemas combinacionales no cuentan con memoria
 En cambio los sistemas secuenciales, son capaces de tener salidas no solo en función a través de sus estados internos. Esto se debe a que los sistemas secuenciales  tienen memoria y son capaces de almacenar información a través de sus estados internos.

Continuar navegando